òrdugh_bg

bathar

XCVU9P-2FLGA2104I - Cuairtean Amalaichte, Leabaichte, FPGAn (Array Gate Prògramaichte Raon)

tuairisgeul goirid:

Tha na FPGAn Xilinx® Virtex® UltraScale + ™ rim faighinn ann an ìrean astair -3, -2, -1, le innealan -3E aig a bheil an coileanadh as àirde.Faodaidh na h-innealan -2LE obrachadh aig bholtadh VCCINT aig 0.85V no 0.72V agus bheir iad seachad cumhachd statach as ìsle.Nuair a thèid obrachadh aig VCCINT = 0.85V, a’ cleachdadh innealan -2LE, tha an sònrachadh astair airson na h-innealan L co-ionann ris an ìre astair -2I.Nuair a thèid obrachadh aig VCCINT = 0.72V, tha coileanadh -2LE agus cumhachd statach is fiùghantach air a lughdachadh.Tha feartan DC agus AC air an sònrachadh ann an raointean teòthachd leudaichte (E), gnìomhachais (I), agus armachd (M).Ach a-mhàin an raon teòthachd obrachaidh no mura h-eilear ag ràdh a chaochladh, tha na paramadairean dealain DC agus AC uile mar an ceudna airson ìre astair sònraichte (is e sin, tha feartan ùine inneal leudaichte ìre astar -1 co-ionann ri ìre astar -1 inneal gnìomhachais).Ach, chan eil ach ìrean astair agus/no innealan taghte rim faighinn anns gach raon teòthachd.


Mion-fhiosrachadh toraidh

Bathar Tags

Feartan toraidh

TIP TUAIRISGEADH
Roinn-seòrsa Cuairtean Amalaichte (ICn)

freumhaichte

FPGAn (Array Gate Prògramaichte Raon)

Mfr AMD
Sreath Virtex® UltraScale+™
Pacaid treidhe
Inbhe toraidh Gnìomhach
DigiKey prògramaichte Gun dearbhadh
An àireamh de LAB/CLBn 147780
An àireamh de eileamaidean loidsig / ceallan 2586 150
RAM iomlan de bhuillean 391168000
An àireamh I/O 416
Voltage - Solarachadh 0.825V ~ 0.876V
Seòrsa stàladh Sliabh uachdar
Teòthachd Obrachaidh -40 ° C ~ 100 ° C (TJ)
Pasgan / Cùis 2104-BBGA, FCBGA
Pacaid inneal solaraiche 2104-FCBGA (47.5x47.5)
Àireamh toraidh bunaiteach XCVU9

Sgrìobhainnean & Meadhanan

GOIREASAN GHAIDHEALACH LEANNAN
Bileagan dàta Duilleag dàta Virtex UltraScale+ FPGA
Fiosrachadh Àrainneachdail Teisteanas Xiliinx RoHS

Xilinx REACH211 Cert

Modailean EDA XCVU9P-2FLGA2104I le SnapEDA

XCVU9P-2FLGA2104I le Ultra Leabharlannaiche

Seòrsachadh Àrainneachdail & Às-mhalairt

ATHAIR TUAIRISGEADH
Inbhe RoHS Gèilleadh ri ROHS3
Ìre Mothachadh Taiseachd (MSL) 4 (72 uairean)
ECCN 3A001A7B
HTSUS 8542.39.0001

 

FPGAn

Prionnsabal obrachaidh:
Bidh FPGAn a’ cleachdadh bun-bheachd leithid an Logic Cell Array (LCA), anns a bheil trì pàirtean air an taobh a-staigh: am Bloc Logic Configurable (CLB), am Bloc Toraidh Cuir a-steach (IOB) agus an Eadar-cheangal a-staigh.Tha Arrays Gate Programmable Field (FPGAn) nan innealan prògramaichte le ailtireachd eadar-dhealaichte seach cuairtean loidsig traidiseanta agus rèilichean geata leithid innealan PAL, GAL agus CPLD.Tha loidsig an FPGA air a chuir an gnìomh le bhith a’ luchdachadh na ceallan cuimhne statach a-staigh le dàta prògramaichte, bidh na luachan a tha air an stòradh anns na ceallan cuimhne a’ dearbhadh gnìomh loidsig nan ceallan loidsig agus an dòigh anns a bheil na modalan ceangailte ri chèile no ris an I / O.Bidh na luachan a tha air an stòradh anns na ceallan cuimhne a’ dearbhadh gnìomh loidsigeach nan ceallan loidsig agus an dòigh anns a bheil na modalan ceangailte ri chèile no ris an I / Os, agus aig a’ cheann thall na gnìomhan a ghabhas cur an gnìomh anns an FPGA, a leigeas le prògramadh gun chrìoch. .

Dealbhadh chip:
An coimeas ri seòrsachan eile de dhealbhadh chip, mar as trice bidh feum air stairsneach nas àirde agus sruth dealbhaidh bunaiteach nas cruaidhe a thaobh sgoltagan FPGA.Gu sònraichte, bu chòir an dealbhadh a bhith ceangailte gu dlùth ri sgeama FPGA, a leigeas le sgèile nas motha de dhealbhadh chip sònraichte.Le bhith a’ cleachdadh Matlab agus algorithms dealbhaidh sònraichte ann an C, bu chòir gum biodh e comasach cruth-atharrachadh rèidh a choileanadh anns a h-uile taobh agus mar sin dèanamh cinnteach gu bheil e a rèir smaoineachadh dealbhaidh chip gnàthach gnàthach.Ma tha seo fìor, mar as trice feumar fòcas a chuir air amalachadh òrdail de phàirtean agus an cànan dealbhaidh co-fhreagarrach gus dèanamh cinnteach gum bi dealbhadh chip a ghabhas cleachdadh agus a ghabhas leughadh.Tha cleachdadh FPGAn a’ comasachadh deasbaid bùird, atharrais còd agus obair dealbhaidh co-cheangailte eile gus dèanamh cinnteach gu bheil an còd gnàthach air a sgrìobhadh ann an dòigh agus gu bheil am fuasgladh dealbhaidh a’ coinneachadh ris na riatanasan dealbhaidh sònraichte.A bharrachd air an seo, bu chòir prìomhachas a thoirt do na h-algorithms dealbhaidh gus dealbhadh a’ phròiseict agus èifeachdas gnìomhachd chip a bharrachadh.Mar dhealbhaiche, is e a’ chiad cheum modal algorithm sònraichte a thogail ris a bheil an còd chip co-cheangailte.Tha seo air sgàth gu bheil còd ro-dhealbhaichte a’ cuideachadh gus dèanamh cinnteach à earbsachd an algairim agus a’ dèanamh an fheum as fheàrr den dealbhadh chip iomlan.Le làn debugging bùird agus deuchainn atharrais, bu chòir gum biodh e comasach an ùine rothaireachd a thèid a chaitheamh ann a bhith a’ dealbhadh a’ chip gu lèir aig an stòr a lughdachadh agus structar iomlan a’ bhathar-cruaidh a th’ ann a mheudachadh.Bithear a’ cleachdadh a’ mhodail dealbhaidh toraidh ùr seo gu tric, mar eisimpleir, nuair a thathar a’ leasachadh eadar-aghaidh bathar-cruaidh neo-àbhaisteach.

Is e am prìomh dhùbhlan ann an dealbhadh FPGA a bhith eòlach air an t-siostam bathar-cruaidh agus na goireasan a-staigh aige, gus dèanamh cinnteach gu bheil an cànan dealbhaidh a’ comasachadh co-òrdanachadh èifeachdach de phàirtean agus gus leughadh agus cleachdadh a’ phrògraim a leasachadh.Tha seo cuideachd a’ cur iarrtasan mòra air an dealbhaiche, a dh’ fheumas eòlas fhaighinn air grunn phròiseactan gus coinneachadh ris na riatanasan.

 Feumaidh dealbhadh an algairim fòcas a chuir air reusantachd gus dèanamh cinnteach gun tèid am pròiseact a chrìochnachadh mu dheireadh, gus fuasgladh fhaighinn air an duilgheadas stèidhichte air suidheachadh fìor a ’phròiseict, agus gus èifeachdas gnìomhachd FPGA a leasachadh.An dèidh co-dhùnadh an algairim bu chòir a bhith reusanta a 'togail a' mhodal, gus a dhèanamh nas fhasa dealbhadh còd nas fhaide air adhart.Faodar còd ro-dhealbhaichte a chleachdadh ann an dealbhadh còd gus èifeachdas agus earbsachd a leasachadh.Eu-coltach ri ASICn, tha cearcall leasachaidh nas giorra aig FPGAn agus faodar an cur còmhla ri riatanasan dealbhaidh gus structar a’ bhathar-cruaidh atharrachadh, a chuidicheas companaidhean gus toraidhean ùra a chuir air bhog gu sgiobalta agus coinneachadh ri feumalachdan leasachadh eadar-aghaidh neo-àbhaisteach nuair nach eil protocolaidhean conaltraidh aibidh.


  • Roimhe:
  • Air adhart:

  • Sgrìobh do theachdaireachd an seo agus cuir thugainn e