LCMXO2-256HC-4TG100C tùsail agus ùr le prìs farpaiseach ann an stoc IC solaraiche
Feartan toraidh
Còd Pb saor an asgaidh | Tha |
Còd Rohs | Tha |
Còd Cuairt-beatha Pàirt | Gnìomhach |
Ihs Dèanadair | Fiosrachadh mun chompanaidh LATTICE SEMICONDUCTOR CORP |
Còd Pasgan Pàirt | QFP |
Tuairisgeul pacaid | LFQFP, |
Cunnt pin | 100 |
Reach Còd Gèillidh | gèillidh |
Còd ECCN | EAR99 |
Còd HTS | 8542.39.00.01 |
Samacsys Dèanadair | Lattice Semiconductor |
Feart a bharrachd | OBAIR CHUNNTAS A-MHÀIN 3.3 V SOLAR AINM-ÀITE |
Còd JESD-30 | S-PQFP-G100 |
Còd JESD-609 | e3 |
Fad | 14 mm |
Ìre Mothachadh Taiseachd | 3 |
An àireamh de chuir a-steach sònraichte | |
An àireamh de loidhnichean I/O | |
Àireamh de chuir a-steach | 55 |
Àireamh de thoraidhean | 55 |
Àireamh de chrìochan | 100 |
Teòthachd Obrachaidh - Max | 85 °C |
Teòthachd Obrachaidh - Min | |
Eagrachadh | 0 cuir a-steach coisrigte, 0 I/O |
Gnìomh Toraidh | MEASGADH |
Stuth bodhaig pacaid | PLASTACH/EPOXY |
Còd pacaid | LFQFP |
Còd Co-ionannachd pacaid | TQFP100,.63SQ |
Cruth pacaid | SGEULACHD |
Stoidhle pacaid | Còmhnard, Pròifil Ìseal, Raon Fìn |
Modh pacaidh | TRÀTHACHD |
Teòthachd Reflow as àirde (Cel) | 260 |
Solar cumhachd | 2.5/3.3 V |
Seòrsa logic prògramaichte | Flash pld |
Moill air Iomadachadh | 7.36 ns |
Inbhe teisteanais | Neo-iomchaidh |
Àirde na suidhe - Max | 1.6 mm |
Solar Voltage-Max | 3. 462 V |
Voltage Solarachaidh - Min | 2.375 V |
Solar Voltage-Nom | 2.5 v |
Sliabh uachdar | THA |
Ìre Teòthachd | EILE |
Crìochnachadh Terminal | Tin matte (Sn) |
Foirm Terminal | LAOIDH GHILL |
Raon crìochnachaidh | 0.5 mm |
Suidheachadh Terminal | CEATHAIR |
Time@Peak Reflow Teòthachd-Max(s) | 30 |
Leud | 14 mm |
Ro-ràdh Bathar
Tha an inneal loidsig prògramaichte iom-fhillte (CPLD) na Chuairt Amalaichte (ASIC) a tha sònraichte do thagradh anns a’ Chuairt Amalaichte LSI (Ciorcad Amalaichte Sgèile Mòr).Tha e freagarrach airson dealbhadh siostam didseatach dian smachd, agus tha an smachd dàil aige goireasach.Is e CPLD aon de na h-innealan as luaithe a tha a’ fàs ann an cuairtean amalaichte.
Co-phàirtean CPLD
Tha CPLD na inneal loidsig prògramaichte iom-fhillte le structar mòr agus iom-fhillte, a bhuineas don raon de sgèile mhòrchuairtean aonaichte.
Tha còig prìomh phàirtean aig CPLD: bloc rèite loidsigeach, aonad macro, teirm toraidh leudaichte, sreath uèir prògramaichte agus bloc smachd I / O.
1. Bloc Array Logical (LAB)
Tha bloc rèite loidsigeach air a dhèanamh suas de raon de 16 macro cheallan, agus tha grunn LABS ceangailte ri chèile le sreath prògramaichte (PIA) agus bus cruinne
2. Aonad macro
Tha an aonad macro anns an t-sreath MAX7000 air a dhèanamh suas de thrì blocaichean gnìomh: raon loidsigeach, matrix taghadh toraidh, agus clàr prògramaichte.
3. Teirm toraidh leudaichte
Faodar aon teirm toraidh de gach macro cealla a chuir air ais air ais chun raon loidsigeach.
4. PIA sreath uèirichte prògramaichte
Faodar gach LAB a cheangal gus an loidsig riatanach a chruthachadh tron raon uèirleas prògramaichte.Tha am bus cruinne seo na sheanal prògramaichte as urrainn stòr chomharran sam bith san inneal a cheangal ris a’ cheann-uidhe aige.
5. Bloc smachd I/O
Tha am bloc smachd I / O a’ leigeil le gach prìne I / O a bhith air a dhealbhadh leotha fhèin airson cuir a-steach / toradh agus obrachadh dà-thaobhach.
Coimeas eadar CPLD agus FPGA
Ged a tha an dà chuidFPGAagusCPLDnan innealan ASIC prògramaichte agus tha mòran fheartan cumanta aca, air sgàth nan eadar-dhealachaidhean ann an structar CPLD agus FPGA, tha na feartan aca fhèin:
Tha 1.CPLD nas freagarraiche airson diofar algorithms agus loidsig combinatorial a chrìochnachadh, agus tha FP GA nas freagarraiche airson loidsig sreath a chrìochnachadh.Ann am faclan eile, tha FPGA nas freagarraiche airson structar beairteach flip-flop, fhad ‘s a tha CPLD nas freagarraiche airson structar flip-flop cuibhrichte agus beairteach ann an teirm toraidh.
2.Tha structar slighe leantainneach CPLD a’ dearbhadh gu bheil an dàil ùine aige èideadh agus ro-innseach, fhad ‘s a tha structar slighe sgaraichte FPGA a’ dearbhadh cho neo-fhaicsinneach sa tha an dàil.
Tha barrachd sùbailteachd aig 3.FPGA na CPLD ann am prògramadh.Tha CPLD air a phrògramadh le bhith ag atharrachadh gnìomh loidsig le cuairteachadh ceangail a-staigh stèidhichte, fhad ‘s a tha FPGA air a phrògramadh le bhith ag atharrachadh sreangadh a’ cheangail a-staigh.Faodar FP GA a phrògramadh fo gheata loidsig, fhad ‘s a tha CPLD air a phrògramadh fo bhloc loidsig.
4.Tha amalachadh FPGA nas àirde na CPLD, agus tha structar uèiridh nas iom-fhillte agus buileachadh loidsig aige.
Tha 5.CPLD nas freagarraiche a chleachdadh na FPGA.Prògramadh CPLD a’ cleachdadh teicneòlas E2PROM no FASTFLASH, gun chip cuimhne bhon taobh a-muigh, furasta a chleachdadh.Ach, feumar fiosrachadh prògramadh FPGA a stòradh ann an cuimhne taobh a-muigh, agus tha an dòigh cleachdaidh iom-fhillte.
6. Tha CPLDS nas luaithe na FPgas agus tha iad nas ro-innseachail airson ùine.Tha seo air sgàth gur e prògramadh ìre geata a th’ ann am FPGan agus thathas a’ gabhail ri eadar-cheanglaichean sgaoilte eadar CLBS, fhad ‘s a tha CPLDS nam prògramadh ìre bloc loidsig agus tha na h-eadar-cheanglaichean eadar na blocaichean loidsig aca air an cnapadh.
7. Anns an dòigh prògramadh, tha CPLD stèidhichte sa mhòr-chuid air prògramadh cuimhne E2PROM no FLASH, amannan prògramadh suas ri 10,000 uair, is e a ’bhuannachd nach eil cumhachd an t-siostaim far am fiosrachadh prògramaidh air a chall.Faodar CPLD a roinn ann an dà roinn: prògramadh air a’ phrògramadair agus prògramadh air an t-siostam.Tha a’ mhòr-chuid den FPGA stèidhichte air prògramadh SRAM, thèid am fiosrachadh prògramaidh a chall nuair a thèid an siostam a chuir dheth, agus feumar an dàta prògramaidh a sgrìobhadh air ais chun SRAM bho thaobh a-muigh an inneal gach uair a thèid a chuir air.Is e a ’bhuannachd a th’ ann gum faodar a phrògramadh uair sam bith, agus faodar a phrògramadh gu sgiobalta san obair, gus rèiteachadh fiùghantach a choileanadh aig ìre bùird agus ìre siostam.
8. Tha dìomhaireachd CPLD math, tha dìomhaireachd FPGA truagh.
9. San fharsaingeachd, tha caitheamh cumhachd CPLD nas motha na caitheamh FPGA, agus mar as àirde an ìre amalachaidh, is ann as follaisiche.